您好,欢迎来到ICGOO,这里是国内领先的电子产业服务平台!

Zipcores 定点数学IP核产品介绍

发布时间:2021-08-18 13:49:00 阅读量:694

简介

Zipcores定点数学IP核作为本机VHDL源代码提供,并与广泛的FPGA、SoC和ASIC技术兼容。IP列表包括所有常用定点算术运算的核心,如乘法、除法、加法/减法、平方根、正弦、余弦、ATAN。所有固定点IP均为全流水线,可实现高速运行。大多数算术IP可配置为允许不同大小的操作数和输出结果。

Zipcores 定点数学IP核

特征

作为通用的、人类可读的VHDL源代码提供

技术独立,平台间完全可移植

适用于任何FPGA、任何SoC或任何定制ASIC解决方案

不受任何特定供应商或EDA工具的限制-对Xilinx Vivado®有效,正如它们对Intel Quartus®或Lattice Diamond®设计软件有效一样

应用

不动点数学

数字通信中的相位测量

使用64k x 16位LUT的替代方案

比CORDIC解决方案更便宜

数字通信中正交信号的产生

Chart - Zipcores Fixed-point Mathematics IP Cores

标签: Zipcores 开发软件

分享到:

郑重声明:本文版权归原作者所有,转载文章仅为传播更多信息之目的,如作者信息标记有误,请第一时间联系我们修改或删除,感谢您的关注!

推荐产品

关注我们